[gem5-users] Re: Questions about simulating ARM SVE with gem5

2021-12-17 Thread Portero, Antonio via gem5-users
Sehr geehrte Herren/Frauen, ich bin nicht im Büro und habe keine Internetverbindung. Erwarten Sie, dass sich meine Antwort bis zum 3. Januar verzögert. Mit freundlichen Grüßen, Antonio Dear Sir/Madam, I am out of office with low connection to internet. Expect delays in my answer till 3

[gem5-users] Re: Questions about simulating ARM SVE with gem5

2021-12-17 Thread Portero, Antonio via gem5-users
Sehr geehrte Herren/Frauen, ich bin nicht im Büro und habe keine Internetverbindung. Erwarten Sie, dass sich meine Antwort bis zum 3. Januar verzögert. Mit freundlichen Grüßen, Antonio Dear Sir/Madam, I am out of office with low connection to internet. Expect delays in my answer till 3

[gem5-users] Re: Questions about simulating ARM SVE with gem5

2021-12-17 Thread Portero, Antonio via gem5-users
Sehr geehrte Herren/Frauen, ich bin nicht im Büro und habe keine Internetverbindung. Erwarten Sie, dass sich meine Antwort bis zum 3. Januar verzögert. Mit freundlichen Grüßen, Antonio Dear Sir/Madam, I am out of office with low connection to internet. Expect delays in my answer till 3

[gem5-users] Re: Questions about simulating ARM SVE with gem5

2021-12-12 Thread Xiaokang Fan via gem5-users
Hi Gabe, Thanks very much for your reply! I got answers to some of my questions. 1. I have tested all the CPU models in the SE mode. And found the following CPU models support sve code: AtomicSimpleCPU, DeriveO3CPU, MinorCPU, NonCachingSimpleCPU, O3CPU, TimingSimpleCPU, O3_ARM_v7a_3, and

[gem5-users] Re: Questions about simulating ARM SVE with gem5

2021-12-11 Thread Gabe Black via gem5-users
Hi Xiaokang. 1. All of those CPU models will be able to execute the same set of instructions since they use the same instruction implementations. The HPI CPU is really just the O3CPU with some of the configuration set a certain way, I think. 2. I don't know for sure, but there are some constants