Hi,

I solved the Ethernet problem on our board.

The problem was in the register below:

Link: 
http://wl.altera.com/literature/hb/arria-v/hps.html#topic/sfo1410067853518.html
Registers used by the EMACs. All fields are reset by a cold or warm reset.
Module Instance Base Address    Register Address
sysmgr  0xFFD08000      0xFFD08060

I found that difference while comparing the dumps between OK and NOK cases.

In new U-Boot (2016) the values of 
ctrl :: physel_0
ctrl :: physel_1
were always set to 
0x1     Select RGMII PHY interface

I changed this value to 
0x0     Select GMII/MII PHY interface

And it start working:

Using ethernet@ff702000 device
TFTP from server 192.168.1.126; our IP address is 192.168.1.130
Filename 'os.bin'.
Load address: 0x1b000000
Loading: #################################################################
         #################################################################
         #################################################################
         #################################################################
         #################################################################
         #################################################################
         #################################################################
         #################################################################
         #################################################################
         #################################################################
         #################################################################
         #################################################################
         #################################################################
         #################################################################
         #################################################################
         #################################################################
         #################################################################
         #########################################################
         856.4 KiB/s
done
Bytes transferred = 5949368 (5ac7b8 hex)

I knew about that requirement about MII interface between EMAC and PHY but it 
took me so long to find it.

But still I have this sort of question:
Why those two registers are always assigned to RGMII PHY interface (and default 
value is 0x2    Select RMII PHY interface)?
In current code there is no way to change this value.

I changed it like this:

diff --git a/arch/arm/mach-socfpga/misc.c b/arch/arm/mach-socfpga/misc.c
old mode 100644
new mode 100755
index 9b43b92..295ed5a
--- a/arch/arm/mach-socfpga/misc.c
+++ b/arch/arm/mach-socfpga/misc.c
@@ -23,6 +23,8 @@

@@ -97,14 +99,19 @@ static void dwmac_deassert_reset(const unsigned int 
of_reset_id)
                     SYSMGR_EMACGRP_CTRL_PHYSEL_MASK << physhift);

        /* configure to PHY interface select choosed */
+#ifdef CONFIG_WORKAROUND
+       setbits_le32(&sysmgr_regs->emacgrp_ctrl,
+                    SYSMGR_EMACGRP_CTRL_PHYSEL_ENUM_GMII_MII << physhift);
+#else
        setbits_le32(&sysmgr_regs->emacgrp_ctrl,
                    SYSMGR_EMACGRP_CTRL_PHYSEL_ENUM_RGMII << physhift);
+#endif

        /* Release the EMAC controller from reset */
        socfpga_per_reset(reset, 0);
 }

Please evaluate my correction.
Maybe we can assign ctrl :: physel_0 and ctrl :: physel_1 based on some switch 
in config?

Best regards,
Denis Bakhvalov
_______________________________________________
U-Boot mailing list
U-Boot@lists.denx.de
http://lists.denx.de/mailman/listinfo/u-boot

Reply via email to